Українською
  In English
Feed aggregator
How to tackle DRAM’s power conundrum

While DRAM designers strive for incremental improvements in performance, power, bit density, and capacity with each successive node, AI-driven data centers are putting a lot of pressure on memory makers to make further advances in power efficiency. Gary Hilson provides a sneak peek of how Micron—one of the three big DRAM producers—is reducing power consumption by employing high-K metal gate CMOS technology paired with design optimizations.
Read the full story at EDN’s sister publication, EE Times.
Related Content
- LPDDR5 DRAM ready for Level 5 autonomy
- DRAM: the field for material and process innovation
- Emerging Memories May Never Go Beyond Niche Applications
- DRAM for energy- and area-efficient analog in-memory computing
- DRAM basics and its quest for thermal stability by optimizing peripheral transistors
The post How to tackle DRAM’s power conundrum appeared first on EDN.
Міжнародні акредитації освітніх програм КПІ ім. Ігоря Сікорського 01/2025
🇺🇦🇪🇺 Три освітні програми нашого університету отримати міжнародну акредитацію на 5 років (акредитаційні експертизи у грудні 2024–січні 2025 року).
Проректор Сергій Стіренко про результати науково-інноваційної діяльності університету в 2024 році та перспективи розвитку на рік 2025
Редакція "Київського політехніка" продовжує знайомити читачів з матеріалами звітів проректорів КПІ ім. Ігоря Сікорського про роботу за відповідними напрямами. На черзі – доповідь проректора з наукової роботи університету Сергія Стіренка "Розвиток і перспективи наукової та інноваційної діяльності університету".
TI introduces the world's smallest MCU, enabling innovation in the tiniest of applications
![]() | submitted by /u/MECACELL [link] [comments] |
A quick lil side project, a 4046 square osc with variable frequency range, just felt like posting it here lol :)
![]() | CAT cables are the best way to get good circuit building wire :) [link] [comments] |
Pages
